• English
  • Deutsch
  • Log In
    Password Login
    Research Outputs
    Fundings & Projects
    Researchers
    Institutes
    Statistics
Repository logo
Fraunhofer-Gesellschaft
  1. Home
  2. Fraunhofer-Gesellschaft
  3. Konferenzschrift
  4. Gedünnte ICs für die Chip-in-Polymer-Technologie. Verfahren zur Herstellung dünner Halbleiter-Substrate
 
  • Details
  • Full
Options
2001
Conference Paper
Title

Gedünnte ICs für die Chip-in-Polymer-Technologie. Verfahren zur Herstellung dünner Halbleiter-Substrate

Other Title
Thinned ICs for the chip-in-polymer-technology. Techniques for manufacturing of thin semiconductor devices
Abstract
Die Entwicklung der Wafer-Dünnungstechnik ist schon seit einigen Jahren eine wic htige Voraussetzung für die Herstellung mikroelektronischer Produkte, beispielsw eise in den Bereichen Chipkarten und Leistungshalbleiter. Dünnere Chips ermöglic hen flache und flexiblere Gehäuseformen und werden in Zukunft auch als elektroni sche Etiketten oder als Bausteine für extrem miniaturisierte Chip-Systeme neue P rodukte und Märkte für die Mikroelektronik erschließen. Damit stehen wir heute a m Beginn einer rasanten Entwicklung hin zur mechanisch flexiblen Mikroelektronik und miniaturisierten Chip-Systemen. Der vorliegende Vortrag gibt einen Überb lick über die Verfahrenstechnik zur Herstellung und Verarbeitung dünner Wafer. A ktuelle Entwicklungen in der Schleif-, Ätz-, und Poliertechnik für die Rückseite nbearbeitung an fertig prozessierten Wafern werden dargestellt und neue Konzepte zur Vereinzelungstechnik für extrem dünne Wafer diskutiert. Darüber hinaus werd en folgende Fragestellungen angerissen: Wo liegen Chancen und Risiken bei der Ve rarbeitung dünner Wafer ? Welche Möglichkeiten für die Montage und Kontaktierung von 20 100 µm dünnen ICs gibt es heute oder in naher Zukunft ? Wie können bei der Planung neuer Produkte die neuen Möglichkeiten der dünnen Chips berücksicht igt werden? Neben den technischen Aspekten zur Verfahrenstechnik für dünne Halbl eiter werden heute schon existierenden Produkte und mögliche zukünftige Anwendu ngen vorgestellt.
Author(s)
Scherbaum, S.
Landesberger, C.
Feil, M.
Mainwork
Symposium "Chip-in-Polymer, Eingebettete Bauelemente in Leiterplatten" 2001. Tagungsunterlagen  
Conference
Symposium "Chip-in-Polymer, Eingebettete Bauelemente in Leiterplatten" 2001  
File(s)
Download (106.31 KB)
Rights
Use according to copyright law
DOI
10.24406/publica-fhg-337478
Language
German
Fraunhofer-Institut für Zuverlässigkeit und Mikrointegration IZM  
Keyword(s)
  • wafer thinning

  • dicing

  • ultra thin chip

  • trench etching

  • Cookie settings
  • Imprint
  • Privacy policy
  • Api
  • Contact
© 2024