• English
  • Deutsch
  • Log In
    Password Login
    Research Outputs
    Fundings & Projects
    Researchers
    Institutes
    Statistics
Repository logo
Fraunhofer-Gesellschaft
  1. Home
  2. Fraunhofer-Gesellschaft
  3. Konferenzschrift
  4. 1 Bit Sigma-Delta Modulator mit nichtlinearer Quantisierung für My-law Kodierung
 
  • Details
  • Full
Options
1998
Conference Paper
Title

1 Bit Sigma-Delta Modulator mit nichtlinearer Quantisierung für My-law Kodierung

Abstract
Es wird ein Sigma-Delta-Modulator erster Ordnung mit "My-law" Kodierung für die dynamische Kompression von Sprachsignalen vorgestellt. Die "My-law"-Kennlinie wird durch Rückkopplung 15 exponentiell gewichteter Pegel eines nichtlinearen D/A-Konverters (NLDAC) auf den Eingang der Modulator-Schleife erzielt. Der Modulator verwendet einen Komparator zur A/D-Wandlung und selektiert die Rückkoppelstufen des NLDAC über eine Zählerlogik, die gleichzeitig die Stabilität des Modulators gewährleistet. Die "My-law"-Funktion (my=255) wird entsprechend dem Standard in der Telekommunikation durch 15 Segmente mit 16 Stützstellen approximiert. Design und Herstellung des Chips erfolgen in einem 1,5 Mikrometer n-Wannen Standard CMOS-Prozess und der Chip wurde erfolgreich getestet. Die Chipgröße ohne Anschlußpads beträgt ca. 2 mm2.
Author(s)
Weiler, D.
Nielsen, P.A.
Hammerschmidt, D.
Machul, O.
Hosticka, B.J.
Mainwork
Mikroelektronik für die Informationstechnik. Vorträge der ITG-Fachtagung am 3. und 4. März 1998 in Hannover  
Conference
Fachtagung Mikroelektronik für die Informationstechnik 1998  
Language
German
Fraunhofer-Institut für Mikroelektronische Schaltungen und Systeme IMS  
Keyword(s)
  • Analog-Digital-Umsetzung

  • CMOS-Schaltung

  • SC-Schaltung

  • Sigma-Delta Modulation

  • Sprachkompression

  • Cookie settings
  • Imprint
  • Privacy policy
  • Api
  • Contact
© 2024