• English
  • Deutsch
  • Log In
    Password Login
    Research Outputs
    Fundings & Projects
    Researchers
    Institutes
    Statistics
Repository logo
Fraunhofer-Gesellschaft
  1. Home
  2. Fraunhofer-Gesellschaft
  3. Konferenzschrift
  4. Evaluation eines Zynq-7000 SoCs mittels Bildkompression und High-Level Synthese
 
  • Details
  • Full
Options
2014
Conference Paper
Title

Evaluation eines Zynq-7000 SoCs mittels Bildkompression und High-Level Synthese

Abstract
Die Zynq-7000 SoC Plattform der Firma Xilinx verfügt neben einem ARM DualCore Cortex-A9 Prozessor über rekonfigurierbare Logik. Damit ist dies eine ideale Plattform für die Nutzung von rekonfigurierbaren HardwareBeschleunigern. Mit Hilfe eines Demonstrationssystems und einer JPEG-Encoder Implementierung wird untersucht, ob die Zynq-7000 Plattform effizient für die Bildverarbeitung genutzt werden kann. Die Prozessorkerne werden als Asymmetrisches Multiprozessorsystem (AMP) betrieben. Für das HW/SW Co-Designs wird das High-Level Synthesewerkzeug Xilinx Vivado HLS eingesetzt. Anhand des JPEG-Encoders wird untersucht, wie die spezifische Implementierung des Algorithmus Ressourcenverbrauch und Durchsatz beeinflusst.
Author(s)
Asis Molina Martel, Francisco de
Perschke, Thomas  
Kesel, Frank
Gaiser, Manuel
Mainwork
Workshop der Multiprojekt-Chip-Gruppe Baden-Württemberg 2014. Tagungsband  
Conference
Multiprojekt-Chip-Gruppe Baden-Württemberg (MPC Workshop) 2014  
Language
English
Fraunhofer-Institut für Optronik, Systemtechnik und Bildauswertung IOSB  
Keyword(s)
  • Zynq-7000 SoC

  • Asymmetric Multiprocessing (AMP)

  • High-Level Synthese (HLS)

  • JPEG Encoder

  • Cookie settings
  • Imprint
  • Privacy policy
  • Api
  • Contact
© 2024