• English
  • Deutsch
  • Log In
    Password Login
    Research Outputs
    Fundings & Projects
    Researchers
    Institutes
    Statistics
Repository logo
Fraunhofer-Gesellschaft
  1. Home
  2. Fraunhofer-Gesellschaft
  3. Konferenzschrift
  4. Testentwicklung für digitale Schaltungen unter Verwendung von elektrischer Fehlersimulation
 
  • Details
  • Full
Options
2012
Conference Paper
Title

Testentwicklung für digitale Schaltungen unter Verwendung von elektrischer Fehlersimulation

Abstract
In nanoelektronischen Technologien ist es schwierig, Tests mit einer guten Defekterkennung zu erstellen. In dieser Arbeit wird die elektrische Fehlersimulation genutzt, um Testsätze für digitale Standardzellen zu entwickeln. Dieser Ansatz bietet gegenüber der automatischen Testmustergenerierung (engl. ATPG) den Vorteil, dass Auswirkungen von Defekten adäquat auf der elektrischen Ebene modelliert werden können. Die abgeleiteten Testsätze für die Zellen werden für die Testmustergenerierung von Benchmarkschaltungen verwendet. Die Ergebnisse zeigen, dass die Fehlerüberdeckung gegenüber einer Standard-ATPG gesteigert werden kann, allerdings ist der dafür notwendige Aufwand nicht unerheblich.
Author(s)
Hopsch, Fabian  
Fraunhofer-Institut für Integrierte Schaltungen IIS  
Straube, Bernd
Fraunhofer-Institut für Integrierte Schaltungen IIS  
Vermeiren, Wolfgang
Fraunhofer-Institut für Integrierte Schaltungen IIS  
Vierhaus, Heinrich Theodor
BTU Cottbus
Mainwork
Dresdner Arbeitstagung Schaltungs- und Systementwurf, DASS 2012. Tagungsband. CD-ROM  
Conference
Dresdner Arbeitstagung Schaltungs- und Systementwurf (DASS) 2012  
File(s)
Download (486.92 KB)
Rights
Use according to copyright law
DOI
10.24406/publica-fhg-375715
Language
German
Fraunhofer-Institut für Integrierte Schaltungen IIS  
  • Cookie settings
  • Imprint
  • Privacy policy
  • Api
  • Contact
© 2024