• English
  • Deutsch
  • Log In
    Password Login
    or
  • Research Outputs
  • Projects
  • Researchers
  • Institutes
  • Statistics
Repository logo
Fraunhofer-Gesellschaft
  1. Home
  2. Fraunhofer-Gesellschaft
  3. Konferenzschrift
  4. Entwicklung eines VHDL-Modells für den Signalprozessor TMS320C50
 
  • Details
  • Full
Options
1996
Conference Paper
Titel

Entwicklung eines VHDL-Modells für den Signalprozessor TMS320C50

Abstract
Im Ergebnis der Arbeit ist ein VHDL-Modell des Signalprozessors TMS320C50 entstanden. Die Funktion von Befehlsverarbeitung, externem Speicherinterface, Interruptsystem und dem Timer wurden überprüft und mit dem Originalprozessor verglichen. Der Befehlssatz des Signalprozessors TMS320C50, der 241 Instruktionen umfaßt, wurde in seinem Gesamtumfang und mit dem gleichen internen Taktverhalten realsiert. Datenabhängigkeiten in den einzelnen Befehlen, die auf der 4 Phasenpipeline beruhen, werden mit dem gleichen Resultat abgearbeitet. Das Prozessormodell kann zur Entwicklung von Prozessorsystemen auf der Basis des Signalprozessors TMS320C50 verwendet werden. Die direkte Sichtbarkeit der internen Abläufe in der CPU lassen eine detaillierte Untersuchung von Assemblerprogrammen zu.
Author(s)
Grätz, H.
Fischer, W.-J.
Hauptwerk
Mikroelektronik für die Informationstechnik. Vorträge der ITG-Fachtagung am 18. und 19. März 1996 in Chemnitz
Konferenz
Informationstechnische Gesellschaft (Fachtagung) 1996
Thumbnail Image
Language
German
google-scholar
IMS2
Tags
  • Signalprozessor

  • Signalprozessormodell...

  • TMS320C50

  • VHDL

  • Cookie settings
  • Imprint
  • Privacy policy
  • Api
  • Send Feedback
© 2022