Hahn, H.H.HahnHosticka, B.J.B.J.HostickaRix, B.B.RixTimmermann, D.D.Timmermann2022-03-082022-03-081991https://publica.fraunhofer.de/handle/publica/318680Diskutiert wird die Möglichkeit, aufwendige arithmetische Berechnungen direkt als Hardware-Algorithmus zu realisieren. Nach einem Vergleich der dazu zur Verfügung stehenden Alternativen zeigt sich das CORDIC Verfahren als effizientes, VLSI-gerechtes Hilfsmittel zur Lösung derartiger Anforderungen. Als ein konkretes Realisierungsbeispiel wird ein rekursiver CORDIC Chip vorgestellt, sowie ein Verfahren zur Reduzierung der Berechnungszeit.deAlgorithmenArchitekturCORDICdigitale Signalverarbeitung621Hardware-Algorithmen und Architekturen für die arithmetikintensive Signalverarbeitungconference paper