Publications Search Results

Now showing 1 - 10 of 12
  • Patent
    Vorrichtung und Verfahren zum Abschaetzen einer Leistungsueberkopplung, Stoersignalgenerator und Vorrichtung zum Dimensionieren eines Uebertragungssystems
    ( 2004)
    Voglgsang, A.
    Eine Vorrichtung zum Abschaetzen einer Leistungsueberkopplung von einer Mehrzahl von Signalleitungen auf eine Untersuchungsleitung in einem Frequenzband umfasst eine Einrichtung zum Erhalten von Leistungswerten an einer Mehrzahl von Frequenzpunkten in dem Frequenzband fuer die Mehrzahl von Signalleitungen und die Untersuchungsleitung, wobei die Mehrzahl von Frequenzpunkten groesser oder gleich der Mehrzahl von Signalleitungen ist. Eine Einrichtung zum Berechnen einer Kopplungskonstante fuer jede Signalleitung ist vorgesehen, wobei die Kopplungskonstante eine Kopplung von Leistung der entsprechenden Signalleitung, der die Kopplungskonstante zugeordnet ist, auf die Untersuchungsleitung darstellt. Die Einrichtung zum Berechnen verwendet die Leistungswerte an der Mehrzahl von Frequenzpunkten fuer die Untersuchungsleitung und die Mehrzahl von Signalleitungen. Damit ergibt sich ein Uebersprechmodell fuer ein Kabelbuendel, das aufgrund seiner Arbeitsweise im Frequenzbereich effizient implementierbar ist und aufgrund seines individuellen Charakters ermoeglicht, einen realistischen Stoersignalgenerator zum Testen eines Uebertragungssystems unter Laborbedingungen oder eine Vorrichtung zum Dimensionieren bzw. Optimieren von bestehenden Uebertragungssystemen zu betreiben.
  • Publication
    Modell für Nebensprechstörungen auf xDSL-Leitungen und dessen praktische Umsetzung
    ( 2004)
    Voglgsang, A.
    Die Arbeit befasst sich mit der Modellierung von Nebensprechstörungen auf Telefonanschlussleitungen für die xDSL-Technik. Es werden die in realen Telefonanschlussnetzen auftretenden Nebensprechstörungen analysiert. Basieren auf diesen Untersuchungen wird für die Analyse und Reproduktion von Nebensprechstörungen ein im Frequenzbereich arbeitendes Nebensprechmodell entwickelt. Mit diesem Modell können die auf den einzelnen Kupferzweidrahtleitungen auftretenden Nebensprechstörungen individuell simuliert und analysiert werden. Die Anpassung des Modells an die tatsächlichen Gegebenheiten erfolgt im laufenden Betrieb der Telefonanschlussleitungen. Zur Messung der Eingangsgrößen des Modells wird eine im Hinblick auf den Implementierungsaufwand optimierte Messschaltung konzipiert.
  • Publication
    Gedämpfte Freude
    ( 2003)
    Voglgsang, A.
    ;
    Heinen, I.
    ;
    Steckenbiller, H.
  • Publication
    Effektive Nutzung von Telefonanschlussleitungen durch eine optimierte Kabelbelegung
    ( 2003)
    Steckenbiller, H.
    ;
    Voglgsang, A.
    ;
    Hutzelmann, H.
  • Publication
    High Performance am DSL-Anschluss
    ( 2003)
    Voglgsang, A.
    ;
    Leibiger, M.
    ;
    Steckenbiller, H.
  • Publication
  • Publication
    xDSL-Systeme auf dem Prüfstand
    ( 2002)
    Voglgsang, A.
    ;
    Ebrahimpour, K.
    ;
    Knorr, R.
  • Publication
    Testen von DSL-Systemen unter realen Bedingungen
    ( 2002)
    Voglgsang, A.
    ;
    Ebrahimpour, K.
    ;
    Knorr, R.
  • Publication
    Charakterisierung und Modellierung von Übersprechen im Telefonanschlussnetz
    ( 2002)
    Ebrahimpour, K.
    ;
    Voglgsang, A.
    ;
    Hutzelmann, H.
    ;
    Knorr, R.
  • Publication
    A prototype of an AAL for high bit rate real-time data transmission system over ATM networks using a RSE CODEC
    ( 2000)
    Eilers, D.
    ;
    Voglgsang, A.
    ;
    Plankl, A.
    ;
    Körner, G.
    ;
    Steckenbiller, H.
    ;
    Knorr, R.
    This work introduces a prototype of an ATM Adaptation Layer (AAL) with forward error correction (FEC) to serve the problems raised by high and variable bit rate real-time data transmission systems (for example studio/video applications) over ATM networks. To match the high bandwidth requirements at real-time and to minimize the implementation resources an encapsulated coding system is introduced. The coding system comprises a Reed Solomon Erasure (RSE) code, an interleaver and a CRC on cell level. The RSE is only capable of correcting cell-losses. Hence bit-errors are detected by the CRC and referenced as cell-losses. In using the RSE the benefits of ATM are exploited to improve FEC and the overall processing time becomes significantly small against conventional solutions. The prototype is implemented in Alteras FLEX10KE series FPGAs and the syntheses results are depicted.