JahrTitel/AutorDokumentart
2020Analog Chip Layout: Creativity Vs. Deadlines: Redaktionell betreuter Blogbeitrag auf https://semiengineering.com, September 10th, 2020
Prautsch, Benjamin
Blogbeitrag
Volltext
2020AnastASICA - Towards Structured and Automated Analog/Mixed-Signal IC Design for Automotive Electronics
Prautsch, Benjamin; Dornelas, Helga; Wittmann, Reimund; Henkel, Frank; Schenkel, Frank; Kölsch, Johannes; Grimm, Christoph; Strube, Gunter
Konferenzbeitrag
2020Ease Design Success in nm Analog Using Generators: Presentation held at 18th Embedded World Exhibition & Conference 2020, die Leitmesse für Embedded-Systeme, Nürnberg, 25.02. bis 27.02.2020
Prautsch, Benjamin; Eichler, Uwe
Vortrag
Volltext
2020Layout Generators for Artificial Intelligence Hardware Design: Redaktionell betreuter Blogbeitrag auf https://semiengineering.com, 14.05.2020
Prautsch, Benjamin
Blogbeitrag
Volltext
2020TAPEOUT-IN-TIME GEHT NICHT? DOCH! IIP Generatoren für Design und Reuse von Analogen ICs: Poster präsentiert bei Science Meets Industry, 04. März 2020, Freiberg
Prautsch, Benjamin
Poster
Volltext
2019Fast Analog Layout Migration with IIP-based Automation: Presentation held at Design Automation Conference, DAC 2019, Las Vegas, Nevada, June 2-6, 2019
Prautsch, Benjamin
Vortrag
2019From Constraints to Tape-Out. Towards a Continuous AMS Design Flow
Krinke, Andreas; Horst, Tilman; Gläser, Georg; Grabmann, Martin; Markus, Tobias; Prautsch, Benjamin; Hatnik, Uwe; Lienig, Jens
Konferenzbeitrag
Volltext
2019Getting To Tape-Out Quicker With Analog Layout Generators: Redaktionell betreuter Blog-Beitrag auf https://semiengineering.com, 07.10.2019
Prautsch, Benjamin
Blogbeitrag
Volltext
2019Intelligent IP: Fast Analog IC Design and Migration Using Generators: Presentation held at MunEDA User Group Meeting, September 24th, 2019, Munich, Germany
Prautsch, Benjamin
Vortrag
Volltext
2019Layout-Generatoren für den Analogentwurf in kleinen Technologien: Vortrag gehalten beim 222. IFTE-Institutskolloquium "Layout-Generatoren für den Analogentwurf in kleinen Technologien", 14.06.2019, TU Dresden
Prautsch, Benjamin
Vortrag
Volltext
2019Towards "Zero-Power" Signal Conditioning IPs for IoT: Presentation held at 14th Silicon Saxony Day, 18. Juni 2019, Conference Center Dresden Airport
Jotschke, Marcel; Prautsch, Benjamin
Vortrag
Volltext
2018The Analog Design Gap: Blog-Beitrag auf https://semiengineering.com, 8. März 2018
Prautsch, Benjamin; Reich, Torsten
Blogbeitrag
Volltext
2018Entwicklung einer Programmierschnittstelle zur Verdrahtung von analogen integrierten Schaltungsblöcken
Schulze, Martin; Lienig, Jens; Prautsch, Benjamin
Diplomarbeit
2018IIP generators to ease analog IC design: Poster presented at Design, Automation & Test in Europe, DATE 2018, 19 - 23 March 2018, Dresden, Germany
Prautsch, Benjamin; Eichler, Uwe; Reich, Torsten
Poster
Volltext
2018Template-driven analog layout generators for improved technology independence
Prautsch, Benjamin; Hatnik, Uwe; Eichler, Uwe; Lienig, Jens
Konferenzbeitrag
Volltext
2018Ultra-low-power SAR ADC in 22 nm FD-SOI technology using body-biasing
Jotschke, Marcel; Rao, Sunil Satish; Prautsch, Benjamin; Reich, Torsten
Konferenzbeitrag
Volltext
2017Body biasing for analog design: Practical experiences in 22 nm FD-SOI
Rao, Sunil Satish; Prautsch, Benjamin; Shrivastava, Asish; Reich, Torsten
Konferenzbeitrag
Volltext
2017MESH: Explicit and flexible generation of analog arrays
Prautsch, Benjamin; Eichler, Uwe; Reich, Torsten; Lienig, Jens
Konferenzbeitrag
Volltext
2017Nachnutzbare Analogschaltungen - Bausteine für die zukünftige Analogsynthese?: Vortrag gehalten beim 197. Institutskolloquium des Instituts für Feinwerktechnik und Elektronik-Design der Technischen Universität Dresden am 10.03.2017
Prautsch, Benjamin
Vortrag
Volltext
2017A novel approach for automatic common-centroid pattern generation
Borisov, Vadim; Lange, Kerstin; Scheible, Jürgen; Prautsch, Benjamin
Konferenzbeitrag
2016A DAC stage analog circuit generator for UDSM and FD-SOI technologies
Prautsch, Benjamin; Rao, Sunil; Eichler, Uwe; Puppala, Ajith; Reich, Torsten
Konferenzbeitrag
Volltext
2016Development of a fully automated CMOS bandgap voltage reference IP for multiple technology nodes down to 28 nm for automotive applications: Submitted to the Department of Electrical Engineering on July 4, 2016, in partial fulfillment of the requirements for the degree of Master of Science in Electrical Engineering
Borisov, Vadim; Meiners, Mirco (Betreuer); Prautsch, Benjamin (Betreuer)
Master Thesis
2016Entwicklung eines Verfahrens zur automatischen Generierung parametrierbarer Verhaltensmodelle analoger Schaltungskomponenten für verschiedene CMOS-Technologien
Sabra, Mohamed; Prautsch, Benjamin (Betreuer); Lienig, Jens
Diplomarbeit
2016Explicit feature and edge insertion for improved analog layout generators in advanced semiconductor technologies
Prautsch, Benjamin; Eichler, Uwe; Reich, Torsten; Lienig, Jens
Konferenzbeitrag
2016Generator-based analog circuit design for reuse: Presentation held at Nanoelectronics, Applications, Design & Technology Conference 2016, Grenoble, France, Highlights from CATRENE, PENTA, ECSEL and H2020 projects, 20. - 21.06.2016
Prautsch, Benjamin; Eichler, Uwe; Reich, Torsten
Vortrag
2016Generator-based design of a 12-Bit DAC soft-IP in 28 nm FD-SOI: Presentation held at the Workshop "Design & Reuse "FD-SOI Day", DATE Conference 2016, Dresden, Germany, March 14th, 2016
Prautsch, Benjamin; Rao, Sunil; Eichler, Uwe; Reich, Torsten
Vortrag
Volltext
2016IIP framework: A tool for reuse-centric analog circuit design
Prautsch, Benjamin; Eichler, Uwe; Rao, Sunil; Zeugmann, Björn; Puppala, Ajith; Reich, Torsten; Lienig, Jens
Konferenzbeitrag
2015Abstract technology handling for generator-based analog circuit design
Prautsch, Benjamin; Eichler, Uwe; Reich, Torsten; Puppala, Ajith; Lienig, Jens
Konferenzbeitrag
Volltext
2015Design of a digitally assisted operational amplifier for multiple technology nodes 28nm and 180nm
Rao, Sunil Satish; Schulz, Stefan E.; Prautsch, Benjamin
Master Thesis
2015Intelligent IP design flow - the solution in analog design for "More Moore" and more
Prautsch, Benjamin; Reich, Torsten
Zeitschriftenaufsatz
2015Silicon proof of intelligent analog IP design flow for flexible automotive components
Reich, Torsten; Prautsch, Benjamin; Eichler, Uwe; Buhl, René
Konferenzbeitrag
2014Silicon proof of the intelligent IP design flow. Using WiCkeD: Presentation held at MunEDA User-Group-Meeting 2014, Munich, Germany
Prautsch, Benjamin
Vortrag
Volltext
2013Automatisierter Analog-Entwurf in Mikro- und Nanotechnologien: Tutorial
Reich, Torsten; Eichler, Uwe; Rooch, Karl-Heinz; Herzer, Elmar; Graupner, Achim
Konferenzbeitrag
Volltext
2013Design of a 12-bit cyclic RSD ADC sensor interface IC using the intelligent analog IP library
Reich, Torsten; Eichler, Uwe; Rooch, Karl-Heinz; Buhl, René
Konferenzbeitrag
Volltext
2013Design of a 12-bit cyclic RSD ADC sensor interface IC using the intelligent analog IP library
Reich, Torsten; Eichler, Uwe; Rooch, Karl-Heinz; Buhl, René
Konferenzbeitrag
Volltext
2013Entwicklung eines SKILL-basierten IP-Generators zur parameterabhängigen Erzeugung von Schaltplan und Layout eines Flash-ADC variabler Bitbreite in CMOS-Technologie
Prautsch, Hans Dieter Benjamin; Reich, Torsten (Betreuer); Schüffny, R. (Betreuer); Hänzsche, Stefan (Betreuer)
Diplomarbeit
Diese Publikationsliste wurde aus der Publikationsdatenbank Fraunhofer-Publica erstellt.