Fraunhofer-Gesellschaft

Publica

Hier finden Sie wissenschaftliche Publikationen aus den Fraunhofer-Instituten.

Buildup of an FPGA-based test system and evaluation of the capabilities of ATML (Automatic Test Markup Language) for embedded systems

Aufbau eines FPGA-basierten Testsystems sowie Bewertung der Einsatzmöglichkeiten von ATML (Automatic Test Markup Language) für "Embedded Systems" in Zusammenarbeit mit National Instruments
 
: Simo, Lydienne Ngaingne
: Liggesmeyer, Peter; Eschbach, Robert; Hussain, Tanvir

Kaiserslautern, 2009, X, 83 S.
Kaiserslautern, TU, Dipl.-Arb., 2009
Englisch
Diplomarbeit
Fraunhofer IESE ()
testing; embedded system; test automation

Abstract
The increased complexity of "Embedded Systems" paired with high claims of quality and constantly rising time pressure requires better reusability of test cases. In order to achieve this goal, standardized frameworks for integration and exchange of test relevant information should have to be built and used. ATML (Automatic Test Markup Language) is composed of several XML-based standards, in which information regarding unit under test, test strategies, and description of the test system configuration can be exchanged and reused. A goal of this thesis (diploma) is to develop in cooperation with National Instruments (NI), a FPGA (Field Programmable Gate Array)-based test system for an embedded system and to evaluate the application of ATML for test automation.

 

Die zunehmende Komplexität von "Embedded Systems" gepaart mit hohen Qualitätsansprüchen und stetig steigendem Zeitdruck erfordert höhere Wiederverwendbarkeit von Testfällen. Um dieses Ziel zu erreichen, wird versucht, standardisierte Frameworks für die Integration und den Austausch von testrelevanten Informationen zu schaffen. ATML (Automatic Test Markup Language) besteht aus einer Menge von XML basierten Standards, in der Informationen über Prüfling, Teststrategien, Beschreibung der Testsystemkonfiguration und vieles mehr ausgetauscht und wiederverwendet werden können. Ziel der Diplomarbeit ist es, in Zusammenarbeit mit National Instruments (NI) ein FPGA (Field Programmable Gate Array) basiertes Testsystem für "Embedded Systems" aufzubauen und die Einsatzmöglichkeiten von ATML zu evaluieren.

: http://publica.fraunhofer.de/dokumente/N-151259.html