Options
1992
Conference Paper
Titel
Paralleldesign von ASICs und programmierbaren Logikbausteinen mit Hardwarebeschreibungssprachen
Abstract
Hardwarebeschreibungssprachen und Logiksynthesewerkzeuge bieten die Möglichkeit, das Entwurfsrisiko und die langen Fertigstellungszeiten von ASIC-Prototypen deutlich zu verringern. Dazu wird das Design technologieunabhängig in einer Hardwarebeschreibungssprache definiert. Mit Logikwerkzeugen und Bibliotheken für ASICs und FPGAs wird die Schaltung auf die jeweilige Zielbibliothek abgebildet. Mit einem Programmiergerät können dann FPGA-Prototypen zur Verifikation in Hardware hergestellt werden. Nach erfolgreichem Systemtest ermöglicht Logiksynthese eine schnelle ASIC-Realisierung. Multi-Project-Wafer-Programme bieten im Anschluß daran einen kostengünstigen Weg, um ASIC-Prototypen zu erhalten.
Konferenz
Language
German