• English
  • Deutsch
  • Log In
    Password Login
    Research Outputs
    Fundings & Projects
    Researchers
    Institutes
    Statistics
Repository logo
Fraunhofer-Gesellschaft
  1. Home
  2. Fraunhofer-Gesellschaft
  3. Konferenzschrift
  4. Erfahrungen in der Benutzung eines flexiblen 8-Bit CPU-Generators für ASICs
 
  • Details
  • Full
Options
1995
Conference Paper
Title

Erfahrungen in der Benutzung eines flexiblen 8-Bit CPU-Generators für ASICs

Abstract
Der im folgenden beschriebene 8-Bit CPU Generator wurde entwickelt, um eine generell verfügbare Controllerzelle, die instruktionskompatibel zu einem kommerziell erhältlichen 8-Bit Mikroprozessor ist, für die Einbindung in ASICs bereitzustellen. Da die Zelle für verschiedene Anwendungen und Technologien verfügbar sein sollte, war ein primäres Designziel, die Zelle in ihren internen Geometrien nicht festzuschreiben, sondern parametrisierbar zu gestalten. Der CPU Generator sollte dabei mit einem kommerziellen Entwurfssystem, das die Entwicklung eigener Generatoren effektiv unterstützt, entwickelt werden. Basierend auf den Erfahrungen im Einsatz des Generators, wurden Verbesserungen an den Teilgeneratoren vorgenommen, die gemeinsam mit verbesserten CAD-Tools zu kleineren, kompakteren Layouts führten.
Author(s)
Kohlhaas, H.
Both, A.W.
Lerch, R.G.
Manoli, Y.
Mainwork
Mikroelektronik '95  
Conference
VDE/VDI-Gesellschaft Mikroelektronik (Fachtagung) 1995  
Language
German
Fraunhofer-Institut für Mikroelektronische Schaltungen und Systeme IMS  
Keyword(s)
  • layout

  • Mikrocontroller

  • Mikroprozessor

  • Cookie settings
  • Imprint
  • Privacy policy
  • Api
  • Contact
© 2024